基本rs触发器的触发方式及约束条件


基本rs触发器的触发方式及约束条件

文章插图
基本rs触发器的约束条件是rs等于0 。RS触发器一般指复位/置位触发器,是最简单的触发器,也是各种复杂触发器的基础 。它有两个稳定状态 , 分别为1和0 , 称为双稳态触发器 。如果没有外部触发信号,它会保持原来的状态不变,触发器具有记忆功能 。在外部触发信号的作用下,触发器的输出状态可能发生变化 , 输出状态直接受输入信号控制 。
在实际的数字系统中,往往存在大量的存储单元,并且常常要求它们同时同步动作 。为了达到这个目的,在每个存储单元电路中引入一个时钟脉冲(CLK)作为控制信号,只有当CLK到来时,电路才被触发动作,根据输入信号改变输出状态 。这种存储单元电路只有在被时钟信号触发时才能动作,被称为触发器,以区分不受时钟信号控制的锁存器 。

【基本rs触发器的触发方式及约束条件】以上解释了基本rs触发器的触发方式和约束条件 。本文到此结束,希望对大家有所帮助 。